15 octobre

```
#include <iostream>
                              3 Verioles a. y 2
   int main() {
      int x ; // x est un entier signé (complément à deux)
      unsigned int y ; // y est un entier non négatif
      char z ; // z est un caractère
      // Toutes ces variables tiennent sur 32 bits
10
      // On place la même valeur de 32 bits dans les 3 variables
11
      // avec le bit de poids fort valant 1
12
      // 1000 0000 0000 0000 0000 0000 0010 1111
13
14
      15
      y = 0b10000000000000000000000000101111;
16
      z = 0b100000000000000000000000000101111:
17
18
      // L'affichage des trois valeurs est différent
19
      // L'affichage tient compte du type: ce sont les
20
      // instructions qui donnent leur sémantique aux
21
      // valeurs représentées en binaire.
22
23
      std::cout << x << std::endl :
24
25
      std::cout << y << std::endl ;</pre>
26
27
      std::cout << z << std::endl ;
28
29 }
```

Etout dome

une représentetion binoire, quelle information représente - E-lb?



# Chapetre 3: Organization



FIGURE 3.1. – Un modèle simple de l'organisation d'un ordinateur.

Rémoire C principale / primaire) NRAN Stackage à court teme de programmes en Cours d'accartion et des dannées. - Le mémoire et découpée en coses (Cellules)
pri ent chocune une toille fois (soctet) - Chaque Cose poséde un numéro uni que (9,1,2...) prin appelle odræsse. La lecture l'écriteres en mamoire se font pou mots de toelle for (4/8 coses) 325th > 645ts.

Opérations: Lecture Ecuture domée (1 mt) odrem -> Nem le mémoire stoche la donnée & C1 mot donnée à partir de la mémoire renvoire lodrem la donnée apid ladresse



lecture en memoire? De cou interrage le coche. 1 Si la donnée s'y trawe - Coche hit Sinon - on interroge la momoire Coche miss et on ensiè de stoche cette donnée dons la coche 2 arture: idem: on peut 2 ain dons la coche plut et que dons la mémoire

Si la Coche est pleine - choisir une victime pour foire de les place. ni ætte victime o été modifiée, il foret recopier la modification en mémoire! algos amplesces a

CPU - l'unité de contrôle 2 portis: - l'ALU - registres Régistres, mêmoires tras petêtes mois très ropides dons le (PU. 2 type de trovoil: Contienment les données des instructions de Contrôle: néasseires pour le fot. du CPU.

Registres de antrôle:

1) le régéstre d'instruction (IR) Contient l'instruction à estate.

2) le pointeur d'instruction (Pc) contient l'adresse de la prochaine construction à l'execute.

### Chemin des données



## Boude d'interprétation (fetch-de code-execute)

#### uono macinite.

- 1. Charger, dans le registre IR, l'instruction située en mémoire (M) à l'adresse donnée par PC : IR ← M[PC]
- 2. Incrémenter PC : PC ← PC+1
- 3. Analyser l'instruction dans IR
- 4. Exécuter l'instruction (ceci peut modifier PC)
- 5. Aller en 1.

Voir simulateur!

Remorque: toille des régistres 32 bils ~ Gabits D'teille de la mémoire PC ~ 3 & Sit -> on monmun 2<sup>32</sup> odusses ‡ Si les coses font 1 octet - s limite de 4 90 su la mê moire.

# Omélion l'efficacté du CPU



FIGURE 3.10. – Illustration d'un *pipeline* à cinq étages.



FIGURE 3.11. – Un *pipeline* superscalaire à cinq étages. L'étage « *instruction fetch* », qui est typiquement très rapide, est unique. Les instruction récupérées en mémoire par cet étage sont réparties sur deux *pipelines*, qui peuvent exécuter deux instructions en parallèle.



la 2e instruction ce sossis sur visultot de la le!